亚洲国产日韩欧美在线a乱码,国产精品路线1路线2路线,亚洲视频一区,精品国产自,www狠狠,国产情侣激情在线视频免费看,亚洲成年网站在线观看

華為硬件工程師筆試題

時(shí)間:2024-10-21 17:24:38 面試筆試 我要投稿
  • 相關(guān)推薦

華為硬件工程師筆試題

  1、基爾霍夫定理的內(nèi)容是什么?(仕蘭微電子)

華為硬件工程師筆試題

  基爾霍夫定理包括電流定律和電壓定律。

  電流定律(KCL):在集總電路中,任何時(shí)刻,對(duì)任一結(jié)點(diǎn),所有流出結(jié)點(diǎn)的支路電流的代數(shù)和恒等于零。

  電壓定律(KVL):在集總電路中,任何時(shí)刻,沿任一回路,所有支路電壓的代數(shù)和恒等于零。

  2、平板電容公式(C=εS/4πkd)。(未知)

  3、最基本的如三極管曲線特性。(未知)

  4、描述反饋電路的概念,列舉他們的應(yīng)用。(仕蘭微電子)

  5、負(fù)反饋種類(電壓并聯(lián)反饋,電流串聯(lián)反饋,電壓串聯(lián)反饋和電流并聯(lián)反饋);

  負(fù)反饋的優(yōu)點(diǎn):(未知)

  穩(wěn)定放大倍數(shù);

  改變輸入電阻——串聯(lián)負(fù)反饋,增大輸入電阻;并聯(lián)負(fù)反饋,減少輸入電阻;

  改變輸出電阻——電壓負(fù)反饋,減少輸出電阻;電流負(fù)反饋,增大輸出電阻;

  有效地?cái)U(kuò)展放大器的通頻帶;

  改善放大器的線性和非線性失真。

  6、放大電路的頻率補(bǔ)償?shù)哪康氖鞘裁矗心男┓椒?(仕蘭微電子)

  頻率補(bǔ)償目的就是減小時(shí)鐘和相位差,使輸入輸出頻率同步

  很多放大電路里都會(huì)用到鎖相環(huán)頻率補(bǔ)償電路

  7、頻率響應(yīng),如:怎么才算是穩(wěn)定的,如何改變頻響曲線的幾個(gè)方法。(未知)

  8、給出一個(gè)查分運(yùn)放,如何相位補(bǔ)償,并畫(huà)補(bǔ)償后的波特圖。(凹凸)

  9、基本放大電路種類(電壓放大器,電流放大器,互導(dǎo)放大器和互阻放大器),優(yōu)缺 點(diǎn),特別是廣泛采用差分結(jié)構(gòu)的原因。(未知)

  10、給出一差分電路,告訴其輸出電壓Y+和Y-,求共模分量和差模分量。(未知)

  11、畫(huà)差放的兩個(gè)輸入管。(凹凸)

  12、畫(huà)出由運(yùn)放構(gòu)成加法、減法、微分、積分運(yùn)算的電路原理圖。并畫(huà)出一個(gè)晶體管級(jí)的 運(yùn)放電路。(仕蘭微電子)

  13、用運(yùn)算放大器組成一個(gè)10倍的放大器。(未知)

  14、給出一個(gè)簡(jiǎn)單電路,讓你分析輸出電壓的特性(就是個(gè)積分電路),并求輸出端某點(diǎn) 的 rise/fall時(shí)間。(Infineon筆試試題)

  15、電阻R和電容C串聯(lián),輸入電壓為R和C之間的電壓,輸出電壓分別為C上電壓和R上電 壓,要求制這兩種電路輸入電壓的頻譜,判斷這兩種電路何為高通濾波器,何為低通濾 波器。當(dāng)RC<<t時(shí),給出輸入電壓波形圖,繪制兩種電路的輸出波形圖。(未知)< p="">

  16、有源濾波器和無(wú)源濾波器的原理及區(qū)別?(新太硬件)

  若濾波電路僅由無(wú)源元件(電阻、電容、電感)組成,則成為無(wú)源濾波電路。

  若濾波電路由無(wú)源元件和有源元件(雙極型管、單極型管、集成運(yùn)放)共同構(gòu)成,則成為有源濾波電路。

  無(wú)源濾波電路的通帶放大倍數(shù)及其截止頻率都隨負(fù)載而變化,這缺點(diǎn)常常不符合信號(hào)處理的要求。

  有源濾波電路一般由RC網(wǎng)絡(luò)和集成運(yùn)放構(gòu)成,因而必須在合適的直流電源供電的情況下才能起濾波作用。有源濾波不適于高電壓大電流的負(fù)載,只適用于信號(hào)處理。

  通常,直流電源中整流后的濾波電路均采用無(wú)源電路;且在大電流負(fù)載時(shí),采用LC電路。

  17、有一時(shí)域信號(hào)S=V0sin(2pif0t)+V1cos(2pif1t)+V2sin(2pif3t+90),當(dāng)其通過(guò)低通、 帶通、高通濾波器后的信號(hào)表示方式。(未知)

  18、選擇電阻時(shí)要考慮什么?(東信筆試題)

  19、在CMOS電路中,要有一個(gè)單管作為開(kāi)關(guān)管精確傳遞模擬低電平,這個(gè)單管你會(huì)用P管 還是N管,為什么?(仕蘭微電子)

  20、給出多個(gè)mos管組成的電路求5個(gè)點(diǎn)的電壓。(Infineon筆試試題)

  21、電壓源、電流源是集成電路中經(jīng)常用到的模塊,請(qǐng)畫(huà)出你知道的線路結(jié)構(gòu),簡(jiǎn)單描述 其優(yōu)缺點(diǎn)。(仕蘭微電子)

  22、畫(huà)電流偏置的產(chǎn)生電路,并解釋。(凹凸)

  23、史密斯特電路,求回差電壓。(華為面試題)

  24、晶體振蕩器,好像是給出振蕩頻率讓你求周期(應(yīng)該是單片機(jī)的,12分之一周期....) (華為面試題)

  25、LC正弦波振蕩器有哪幾種三點(diǎn)式振蕩電路,分別畫(huà)出其原理圖。(仕蘭微電子)

  變壓器反饋式振蕩電路、電感反饋式振蕩電路、電容反饋式振蕩電路

  26、VCO是什么,什么參數(shù)(壓控振蕩器?) (華為面試題)

  27、鎖相環(huán)有哪幾部分組成?(仕蘭微電子)

  28、鎖相環(huán)電路組成,振蕩器(比如用D觸發(fā)器如何搭)。(未知)

  29、求鎖相環(huán)的輸出頻率,給了一個(gè)鎖相環(huán)的結(jié)構(gòu)圖。(未知)

  30、如果公司做高頻電子的,可能還要RF知識(shí),調(diào)頻,鑒頻鑒相之類,不一一列舉。(未知)

  31、一電源和一段傳輸線相連(長(zhǎng)度為L(zhǎng),傳輸時(shí)間為T(mén)),畫(huà)出終端處波形,考慮傳輸線 無(wú)損耗。給出電源電壓波形圖,要求繪制終端波形圖。(未知)

  32、微波電路的匹配電阻。(未知)

  33、DAC和ADC的實(shí)現(xiàn)各有哪些方法?(仕蘭微電子)

  34、A/D電路組成、工作原理。(未知)

  數(shù)字電路

  問(wèn):四種觸發(fā)器?區(qū)別?

  SR觸發(fā)器:00保持,01置一,10置零,11不定

  JK觸發(fā)器:00保持,01置一,10置零,11翻轉(zhuǎn)

  T觸發(fā)器:0保持,1翻轉(zhuǎn)

  D觸發(fā)器:0置零,1置一

  問(wèn):設(shè)想你將設(shè)計(jì)完成一個(gè)電子電路方案。請(qǐng)簡(jiǎn)述用EDA軟件(如PROTEL)進(jìn)行設(shè)計(jì)(包

  括原理圖和PCB圖)到調(diào)試出樣機(jī)的整個(gè)過(guò)程。在各環(huán)節(jié)應(yīng)注意哪些問(wèn)題?

  (1) 利用protel 99 SE電路設(shè)計(jì)與仿真軟件

  (一) 畫(huà)出原理圖。

  (二) 電氣規(guī)則檢查,生成ERC測(cè)試報(bào)告

  (三) 生成報(bào)表,包括:網(wǎng)絡(luò)表,元件列表,層次項(xiàng)目組織列表,元件交叉參考表,引腳列表。

  (四) 對(duì)每個(gè)元器件進(jìn)行封裝

  (五) 導(dǎo)入PCB板,設(shè)計(jì)布線規(guī)則,然后布線

  (六) 生成PCB報(bào)表和PCB板的設(shè)計(jì)規(guī)則校驗(yàn)。

  (七) 最后將線路打印到銅板上。

  (2) 將打印好的印制板放入三氯化鐵的溶液中腐蝕,腐蝕完后,就進(jìn)行鉆孔,涂上助焊劑后就可以安裝了。

  1、同步電路和異步電路的區(qū)別是什么?(仕蘭微電子)

  同步電路是說(shuō)電路里的時(shí)鐘相互之間是同步 的,同步的含義不只局限于同一個(gè)CLOCK,而是容許有多個(gè)CLOCK,這些CLOCK的周期有倍數(shù)關(guān)系并且相互之間的相位關(guān)系是固定的就可以,比如, 10ns, 5ns, 2.5ns 三個(gè)CLOCK的電路是同步電路。

  異步電路是指CLOCK之間沒(méi)有倍數(shù)關(guān)系或者相互之間的相位關(guān)系不是固定的,比如5ns, 3ns 兩個(gè)CLOCK是異步的。所以異步電路只有靠仿真來(lái)檢查電路正確與否。

  異步電路主要是組合邏輯電路,用于產(chǎn)生地址譯碼器、FIFO或RAM的讀寫(xiě)控制信號(hào)脈沖,但它同時(shí)也用在時(shí)序電路中,此時(shí)它沒(méi)有統(tǒng)一的時(shí)鐘,狀態(tài)變化的時(shí)刻是不穩(wěn)定的,通常輸入信號(hào)只在電路處于穩(wěn)定狀態(tài)時(shí)才發(fā)生變化。也就是說(shuō)一個(gè)時(shí)刻允許一個(gè)輸入發(fā)生變化,以避免輸入信號(hào)之間造成的競(jìng)爭(zhēng)冒險(xiǎn)。電路的穩(wěn)定需要  有可靠的建立時(shí)間和持時(shí)間。

  同步電路是由時(shí)序電路(寄存器和各種觸發(fā)器)和組合邏輯電路構(gòu)成的電路,其所有操作都是在嚴(yán)格的時(shí)鐘控制下完成的。這些時(shí)序電路共享同一個(gè)時(shí)鐘CLK,而 所 有的狀態(tài)變化都是在時(shí)鐘的上升沿(或下降沿)完成的。比如D觸發(fā)器,當(dāng)上升延到來(lái)時(shí),寄存器把D端的電平傳到Q輸出端。

  2、什么是同步邏輯和異步邏輯?(漢王筆試)

  同步邏輯是時(shí)鐘之間有固定的因果關(guān)系。異步邏輯是各時(shí)鐘之間沒(méi)有固定的因果關(guān)系。

  3、什么是"線與"邏輯,要實(shí)現(xiàn)它,在硬件特性上有什么具體要求?(漢王筆試)

  線與邏輯是兩個(gè)輸出信號(hào)相連可以實(shí)現(xiàn)與的功能。在硬件上,要用oc門(mén)來(lái)實(shí)現(xiàn),由于不用 oc門(mén)可能使灌電流過(guò)大,而燒壞邏輯門(mén)。 同時(shí)在輸出端口應(yīng)加一個(gè)上拉電阻。

  4、什么是Setup 和Holdup時(shí)間?(漢王筆試)

  5、setup和holdup時(shí)間,區(qū)別.(南山之橋)

  6、解釋setup time和hold time的定義和在時(shí)鐘信號(hào)延遲時(shí)的變化。(未知)

  7、解釋setup和hold time violation,畫(huà)圖說(shuō)明,并說(shuō)明解決辦法。(威盛VIA

  2003.11.06 上海筆試試題)

  Setup/hold time 是測(cè)試芯片對(duì)輸入信號(hào)和時(shí)鐘信號(hào)之間的時(shí)間要求。建立時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以前,數(shù)據(jù)穩(wěn)定不變的時(shí)間。輸入信號(hào)應(yīng)提前時(shí)鐘上升沿(如上升沿有效)T時(shí)間到達(dá)芯片,這個(gè)T就是建立時(shí)間- Setup time.如不滿足setup time,這個(gè)數(shù)據(jù)就不能被這一時(shí)鐘打入觸發(fā)器,只有在下一個(gè)時(shí)鐘上升沿,數(shù)據(jù)才能被打入觸發(fā)器。 保持時(shí)間是指觸發(fā)器的時(shí)鐘信號(hào)上升沿到來(lái)以后,數(shù)據(jù)穩(wěn)定不變的時(shí)間。如果hold time 不夠,數(shù)據(jù)同樣不能被打入觸發(fā)器。

  建立時(shí)間(Setup Time)和保持時(shí)間(Hold time)。建立時(shí)間是指在時(shí)鐘邊沿前,數(shù)據(jù)信號(hào)需要保持不變的時(shí)間。保持時(shí)間是指時(shí)鐘跳變邊沿后數(shù)據(jù)信號(hào)需要保持不變的時(shí)間。如果不滿足建立和保持時(shí)間的話,那么DFF將不能正確地采樣到數(shù)據(jù),將會(huì)出現(xiàn) metastability的情況。如果數(shù)據(jù)信號(hào)在時(shí)鐘沿觸發(fā)前后持續(xù)的時(shí)間均超過(guò)建立和保持時(shí)間,那么超過(guò)量就分別被稱為建立時(shí)間裕量和保持時(shí)間裕量。

  8、說(shuō)說(shuō)對(duì)數(shù)字邏輯中的競(jìng)爭(zhēng)和冒險(xiǎn)的理解,并舉例說(shuō)明競(jìng)爭(zhēng)和冒險(xiǎn)怎樣消除。(仕蘭微 電子)

  9、什么是競(jìng)爭(zhēng)與冒險(xiǎn)現(xiàn)象?怎樣判斷?如何消除?(漢王筆試)

  在組合電路中,信號(hào)經(jīng)由不同的途徑達(dá)到某一會(huì)合點(diǎn)的時(shí)間有先有后,這種現(xiàn)象稱為競(jìng)爭(zhēng)。

  由于競(jìng)爭(zhēng)而引起電路輸出發(fā)生瞬間錯(cuò)誤現(xiàn)象稱為冒險(xiǎn)。表現(xiàn)為輸出端出現(xiàn)了原設(shè)計(jì)中沒(méi)有的窄脈沖,常稱其為毛刺。

  只要輸出端的邏輯函數(shù)在一定條件下能簡(jiǎn)化成 Y=A+A' 或 Y=A.A' ,則可判斷存在競(jìng)爭(zhēng)-冒險(xiǎn)現(xiàn)象。

  消除方法:接入濾波電容、引入選通脈沖、修改邏輯設(shè)計(jì)(增加冗余項(xiàng))

  10、你知道那些常用邏輯電平?TTL與COMS電平可以直接互連嗎?(漢王筆試)

  常用邏輯電平:12V,5V,3.3V;TTL和CMOS不可以直接互連,由于TTL是在0.3-3.6V之間,而CMOS則是有在12V的有在5V的。CMOS輸出接到TTL是可以直接互連。TTL接到CMOS需要在輸出端口加一上拉電阻接到5V或者12V。

  11、如何解決亞穩(wěn)態(tài)。(飛利浦-大唐筆試)

  亞穩(wěn)態(tài)是指觸發(fā)器無(wú)法在某個(gè)規(guī)定時(shí)間段內(nèi)達(dá)到一個(gè)可確認(rèn)的狀態(tài)。當(dāng)一個(gè)觸發(fā)器進(jìn)入亞

  穩(wěn)態(tài)時(shí),既無(wú)法預(yù)測(cè)該單元的輸出電平,也無(wú)法預(yù)測(cè)何時(shí)輸出才能穩(wěn)定在某個(gè)正確的電平

  上。在這個(gè)穩(wěn)定期間,觸發(fā)器輸出一些中間級(jí)電平,或者可能處于振蕩狀態(tài),并且這種無(wú)

  用的輸出電平可以沿信號(hào)通道上的各個(gè)觸發(fā)器級(jí)聯(lián)式傳播下去。

  12、IC設(shè)計(jì)中同步復(fù)位與 異步復(fù)位的區(qū)別。(南山之橋)

  13、MOORE 與 MEELEY狀態(tài)機(jī)的特征。(南山之橋)

  14、多時(shí)域設(shè)計(jì)中,如何處理信號(hào)跨時(shí)域。(南山之橋)

  15、給了reg的setup,hold時(shí)間,求中間組合邏輯的delay范圍。(飛利浦-大唐筆試)

  Delay < period - setup – hold

  16、時(shí)鐘周期為T(mén),觸發(fā)器D1的建立時(shí)間最大為T(mén)1max,最小為T(mén)1min。組合邏輯電路最大延

  遲為T(mén)2max,最小為T(mén)2min。問(wèn),觸發(fā)器D2的建立時(shí)間T3和保持時(shí)間應(yīng)滿足什么條件。(華

  為)

  17、給出某個(gè)一般時(shí)序電路的圖,有Tsetup,Tdelay,Tck->q,還有 clock的delay,寫(xiě)出決

  定最大時(shí)鐘的因素,同時(shí)給出表達(dá)式。(威盛VIA 2003.11.06 上海筆試試題)

  18、說(shuō)說(shuō)靜態(tài)、動(dòng)態(tài)時(shí)序模擬的優(yōu)缺點(diǎn)。(威盛VIA 2003.11.06 上海筆試試題)

  19、一個(gè)四級(jí)的Mux,其中第二級(jí)信號(hào)為關(guān)鍵信號(hào) 如何改善timing。(威盛VIA

  2003.11.06 上海筆試試題)

  20、給出一個(gè)門(mén)級(jí)的圖,又給了各個(gè)門(mén)的傳輸延時(shí),問(wèn)關(guān)鍵路徑是什么,還問(wèn)給出輸入,

  使得輸出依賴于關(guān)鍵路徑。(未知)

  21、邏輯方面數(shù)字電路的卡諾圖化簡(jiǎn),時(shí)序(同步異步差異),觸發(fā)器有幾種(區(qū)別,優(yōu)

  點(diǎn)),全加器等等。(未知)

  22、卡諾圖寫(xiě)出邏輯表達(dá)使。(威盛VIA 2003.11.06 上海筆試試題)

  23、化簡(jiǎn)F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)

  24、please show the CMOS inverter schmatic,layout and its cross sectionwith P-

  well process.Plot its transfer curve (Vout-Vin) And also explain the

  operation region of PMOS and NMOS for each segment of the transfer curve? (威

  盛筆試題circuit design-beijing-03.11.09)

  25、 To design a CMOS invertor with balance rise and fall time,please define

  the ration of channel width of PMOS and NMOS and explain?

  26、為什么一個(gè)標(biāo)準(zhǔn)的倒相器中P管的寬長(zhǎng)比要比N管的寬長(zhǎng)比大?(仕蘭微電子)

  27、用mos管搭出一個(gè)二輸入與非門(mén)。(揚(yáng)智電子筆試)

  28、 please draw the transistor level schematic of a cmos 2 input AND gate and

  explain which input has faster response for output rising edge.(less delay

  time)。(威盛筆試題circuit design-beijing-03.11.09)

  29、畫(huà)出NOT,NAND,NOR的符號(hào),真值表,還有transistor level的電路。(Infineon筆

  試)

  30、畫(huà)出CMOS的圖,畫(huà)出tow-to-one mux gate。(威盛VIA 2003.11.06 上海筆試試題)

  31、用一個(gè)二選一mux和一個(gè)inv實(shí)現(xiàn)異或。(飛利浦-大唐筆試)

  32、畫(huà)出Y=A*B+C的cmos電路圖。(科廣試題)

  33、用邏輯們和cmos電路實(shí)現(xiàn)ab+cd。(飛利浦-大唐筆試)

  34、畫(huà)出CMOS電路的晶體管級(jí)電路圖,實(shí)現(xiàn)Y=A*B+C(D+E)。(仕蘭微電子)

  35、利用4選1實(shí)現(xiàn)F(x,y,z)=xz+yz’。(未知)

  36、給一個(gè)表達(dá)式f=xxxx+xxxx+xxxxx+xxxx用最少數(shù)量的與非門(mén)實(shí)現(xiàn)(實(shí)際上就是化

  簡(jiǎn))。

  37、給出一個(gè)簡(jiǎn)單的由多個(gè)NOT,NAND,NOR組成的原理圖,根據(jù)輸入波形畫(huà)出各點(diǎn)波形。

  (Infineon筆試)

  38、為了實(shí)現(xiàn)邏輯(A XOR B)OR (C AND D),請(qǐng)選用以下邏輯中的一種,并說(shuō)明為什

  么? 1)INV 2)AND 3)OR 4) NAND 5)NOR 6)XOR 答案:NAND

  39、用與非門(mén)等設(shè)計(jì)全加法器。(華為)

  40、給出兩個(gè)門(mén)電路讓你分析異同。(華為)

  41、用簡(jiǎn)單電路實(shí)現(xiàn),當(dāng)A為輸入時(shí),輸出B波形為…(仕蘭微電子)

  42、A,B,C,D,E進(jìn)行投票,多數(shù)服從少數(shù),輸出是F(也就是如果A,B,C,D,E中1的個(gè)數(shù)比0

  多,那么F輸出為1,否則F為0),用與非門(mén)實(shí)現(xiàn),輸入數(shù)目沒(méi)有限制。(未知)

  43、用波形表示D觸發(fā)器的功能。(揚(yáng)智電子筆試)

  44、用傳輸門(mén)和倒向器搭一個(gè)邊沿觸發(fā)器。(揚(yáng)智電子筆試)

  45、用邏輯們畫(huà)出D觸發(fā)器。(威盛VIA 2003.11.06 上海筆試試題)

  46、畫(huà)出DFF的結(jié)構(gòu)圖,用verilog實(shí)現(xiàn)之。(威盛)

  47、畫(huà)出一種CMOS的D鎖存器的電路圖和版圖。

  48、D觸發(fā)器和D鎖存器的區(qū)別。(新太硬件面試)

  49、簡(jiǎn)述latch和filp-flop的異同。(未知)

  50、LATCH和DFF的概念和區(qū)別。(未知)

  51、latch與register的區(qū)別,為什么現(xiàn)在多用register.行為級(jí)描述中l(wèi)atch如何產(chǎn)生的。

  (南山之橋)

  52、用D觸發(fā)器做個(gè)二分顰的電路.又問(wèn)什么是狀態(tài)圖。(華為)

  53、請(qǐng)畫(huà)出用D觸發(fā)器實(shí)現(xiàn)2倍分頻的邏輯電路?(漢王筆試)

  54、怎樣用D觸發(fā)器、與或非門(mén)組成二分頻電路?(東信筆試)

  55、 How many flip-flop circuits are needed to divide by 16? (Intel) 16分頻?

  56、用filp-flop和logic-gate設(shè)計(jì)一個(gè)1位加法器,輸入carryin和current-stage,輸出

  carryout和next-stage. (未知)

  57、用D觸發(fā)器做個(gè)4進(jìn)制的計(jì)數(shù)。(華為)

  58、實(shí)現(xiàn)N位Johnson Counter,N=5。(南山之橋)

  59、用你熟悉的設(shè)計(jì)方式設(shè)計(jì)一個(gè)可預(yù)置初值的7進(jìn)制循環(huán)計(jì)數(shù)器,15進(jìn)制的呢?(仕蘭

  微電子)

  60、數(shù)字電路設(shè)計(jì)當(dāng)然必問(wèn)Verilog/VHDL,如設(shè)計(jì)計(jì)數(shù)器。

  61、BLOCKING NONBLOCKING 賦值的區(qū)別。(南山之橋)

  62、寫(xiě)異步D觸發(fā)器的verilog module。(揚(yáng)智電子筆試)

  module dff8(clk , reset, d, q);

  input clk;

  input reset;

  input [7:0] d;

  output [7:0] q;

  reg [7:0] q;

  always @ (posedge clk or posedge reset)

  if(reset)

  q <= 0;

  else

  q <= d;

  endmodule

  63、用D觸發(fā)器實(shí)現(xiàn)2倍分頻的Verilog描述? (漢王筆試)

  module divide2( clk , clk_o, reset);

  input clk , reset;

  output clk_o;

  wire in;

  reg out ;

  always @ ( posedge clk or posedge reset)

  if ( reset)

  out <= 0;

  else

  out <= in;

  assign in = ~out;

  assign clk_o = out;

  endmodule

  64、可編程邏輯器件在現(xiàn)代電子設(shè)計(jì)中越來(lái)越重要,請(qǐng)問(wèn):a) 你所知道的可編程邏輯器

  件有哪些? b) 試用VHDL或VERILOG、ABLE描述8位D觸發(fā)器邏輯。(漢王筆試)

  PAL,PLD,CPLD,F(xiàn)PGA。

  module dff8(clk , reset, d, q);

  input clk;

  input reset;

  input d;

  output q;

  reg q;

  always @ (posedge clk or posedge reset)

  if(reset)

  q <= 0;

  else

  q <= d;

  endmodule

  65、請(qǐng)用HDL描述四位的全加法器、5分頻電路。(仕蘭微電子)

  66、用VERILOG或VHDL寫(xiě)一段代碼,實(shí)現(xiàn)10進(jìn)制計(jì)數(shù)器。(未知)

  67、用VERILOG或VHDL寫(xiě)一段代碼,實(shí)現(xiàn)消除一個(gè)glitch。(未知)

  68、一個(gè)狀態(tài)機(jī)的題目用verilog實(shí)現(xiàn)(不過(guò)這個(gè)狀態(tài)機(jī)畫(huà)的實(shí)在比較差,很容易誤解

  的)。(威盛VIA 2003.11.06 上海筆試試題)

  69、描述一個(gè)交通信號(hào)燈的設(shè)計(jì)。(仕蘭微電子)

  70、畫(huà)狀態(tài)機(jī),接受1,2,5分錢(qián)的賣(mài)報(bào)機(jī),每份報(bào)紙5分錢(qián)。(揚(yáng)智電子筆試)

  71、設(shè)計(jì)一個(gè)自動(dòng)售貨機(jī)系統(tǒng),賣(mài)soda水的,只能投進(jìn)三種硬幣,要正確的找回錢(qián)

  數(shù)。 (1)畫(huà)出fsm(有限狀態(tài)機(jī));(2)用verilog編程,語(yǔ)法要符合fpga設(shè)計(jì)

  的要求。(未知)

  72、設(shè)計(jì)一個(gè)自動(dòng)飲料售賣(mài)機(jī),飲料10分錢(qián),硬幣有5分和10分兩種,并考慮找零:(1)

  畫(huà)出fsm(有限狀態(tài)機(jī));(2)用verilog編程,語(yǔ)法要符合fpga設(shè)計(jì)的要求;(3)設(shè)計(jì)

  工程中可使用的工具及設(shè)計(jì)大致過(guò)程。(未知)

  73、畫(huà)出可以檢測(cè)10010串的狀態(tài)圖,并verilog實(shí)現(xiàn)之。(威盛)

  74、用FSM實(shí)現(xiàn)101101的序列檢測(cè)模塊。(南山之橋)

  a為輸入端,b為輸出端,如果a連續(xù)輸入為1101則b輸出為1,否則為0。

  例如a: 0001100110110100100110

  b: 0000000000100100000000

  請(qǐng)畫(huà)出state machine;請(qǐng)用RTL描述其state machine。(未知)

  75、用verilog/vddl檢測(cè)stream中的特定字符串(分狀態(tài)用狀態(tài)機(jī)寫(xiě))。(飛利浦-大唐

  筆試)

  76、用verilog/vhdl寫(xiě)一個(gè)fifo控制器(包括空,滿,半滿信號(hào))。(飛利浦-大唐筆試)

  77、現(xiàn)有一用戶需要一種集成電路產(chǎn)品,要求該產(chǎn)品能夠?qū)崿F(xiàn)如下功能:y=lnx,其中,x

  為4位二進(jìn)制整數(shù)輸入信號(hào)。y為二進(jìn)制小數(shù)輸出,要求保留兩位小數(shù)。電源電壓為3~5v假

  設(shè)公司接到該項(xiàng)目后,交由你來(lái)負(fù)責(zé)該產(chǎn)品的設(shè)計(jì),試討論該產(chǎn)品的設(shè)計(jì)全程。(仕蘭微

  電子)

  78、sram,falsh memory,及dram的區(qū)別?(新太硬件面試)

  79、給出單管DRAM的原理圖(西電版《數(shù)字電子技術(shù)基礎(chǔ)》作者楊頌華、馮毛官205頁(yè)圖9

  -14b),問(wèn)你有什么辦法提高refresh time,總共有5個(gè)問(wèn)題,記不起來(lái)了。(降低溫

  度,增大電容存儲(chǔ)容量)(Infineon筆試)

  80、 Please draw schematic of a common SRAM cell with 6 transistors,point out

  which nodes can store data and which node is word line control? (威盛筆試題

  circuit design-beijing-03.11.09)

  81、名詞:sram,ssram,sdram

  82、What is PC Chipset?

  芯片組(Chipset)是主板的核心組成部分,按照在主板上的排列位置的不同,通常分為北橋芯片和南橋芯片。北橋芯片提供對(duì)CPU的類型和主頻、內(nèi)存的類型和最大容量、ISA/PCI/AGP插槽、ECC糾錯(cuò)等支持。南橋芯片則提供對(duì)KBC(鍵盤(pán)控制器)、RTC(實(shí)時(shí)時(shí)鐘控制器)、USB(通用串行總線)、Ultra DMA/33(66)EIDE數(shù)據(jù)傳輸方式和ACPI(高級(jí)能源管理)等的支持。其中北橋芯片起著主導(dǎo)性的作用,也稱為主橋(Host Bridge)。

  除了最通用的南北橋結(jié)構(gòu)外,目前芯片組正向更高級(jí)的加速集線架構(gòu)發(fā)展,Intel的8xx系列芯片組就是這類芯片組的代表,它將一些子系統(tǒng)如IDE接口、音效、MODEM和USB直接接入主芯片,能夠提供比PCI總線寬一倍的帶寬,達(dá)到了266MB/s。


【華為硬件工程師筆試題】相關(guān)文章:

華為硬件面試題09-22

華為硬件筆試題考點(diǎn)分析07-09

華為2015年筆試題06-30

硬件工程師的面試試題08-03

硬件工程師筆試題目06-15

華為硬件筆試技術(shù)題目10-27

硬件工程師模擬電路筆試題10-28

計(jì)算機(jī)硬件工程師試題09-12

華為工程師通信基礎(chǔ)面試題及答案07-31

邁瑞筆試題目硬件研發(fā)工程師09-03