- 相關推薦
華為硬件研發(fā)筆試題
【華為硬件筆試題1】
一 選擇 13個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數(shù)字電路,信號與系統(tǒng),微機原理,網(wǎng)絡,數(shù)字信號處理
1.微分電路
2.CISC,RISC
3.數(shù)據(jù)鏈路層
二 填空 10個題目,沒有全部抄下來,涉及的課程有電路,模擬電路,數(shù)字電路,信號與系統(tǒng),微機原理,網(wǎng)絡,數(shù)字信號處理
1.TIC6000 DSP
2.二極管
3.RISC 4.IIR
三 簡答
1.x(t)的傅立葉變換為X(jw)=$(w)+$(w-PI)+$(w-5) h(t)=u(t)-u(t-2)
問: (1),x(t)是周期的嗎? (2),x(t)*h(t)是周期的嗎? (3),兩個非周期的信號卷積后可周期嗎?
2.簡述分組交換的特點和不足
四 分析設計
1.波形變換題目從正弦波->方波->鋸齒波->方波,設計電路
2.74161計數(shù)器組成計數(shù)電路,分析幾進制的
3.用D觸發(fā)器構成2分頻電路
4.判斷MCS-51單片機的指令正確還是錯誤,并指出錯誤原因 (1) MUL R0,R1 (2) MOV A,@R7 (3) MOV A,#3000H (4) MOVC @A+DPTR,A (5) LJMP #1000H () 5.MCS-51單片機中,采用12Mhz時鐘,定時器T0采用模式1(16位計數(shù)器),請問在下面程序中,p1.0的輸出頻率 MOV TMOD,#01H SETB TR0 LOOP:MOV TH0,#0B1H MOV TL0,#0E0H LOOP1:JNB TF0,LOOP1 CLR TR0 CPL P1.0 SJMP LOOP
【華為硬件筆試題2】
全都是幾本模電數(shù)電信號單片機題目
1.用與非門等設計全加法器 2.給出兩個門電路讓你分析異同 3.名詞:sram,ssram,sdram 4.信號與系統(tǒng):在時域與頻域關系 5.信號與系統(tǒng):和4題差不多 6.晶體振蕩器,好像是給出振蕩頻率讓你求周期(應該是單片機的,12分之一周期.. ..) 7.串行通信與同步通信異同,特點,比較 8.RS232c高電平脈沖對應的TTL邏輯是?(負邏輯?) 9.延時問題,判錯 10.史密斯特電路,求回差電壓 11.VCO是什么,什么參數(shù)(壓控振蕩器?) 12. 用D觸發(fā)器做個二分顰的電路.又問什么是狀態(tài)圖 13. 什么耐奎斯特定律,怎么由模擬信號轉為數(shù)字信號 14. 用D觸發(fā)器做個4進制的計數(shù) 15.那種排序方法最快?
【華為硬件筆試題3】
第一部分是:先給你一個 字符與文字對應的表,然后再給你幾個文字選出對應的字符組合。很簡單,考察你的速度的,動作要快,應該直接在答題卡上圖寫答案。 第二部分就是考察智力的,就是找圖形數(shù)字的規(guī)律,然后讓你添一個空還有一些簡單的計算,需要速度快,時間有點緊。第三部分就是一些你日常遇到的情況,你如何解決,這個沒有正確答案。接下來就是專業(yè)考試了,不同職位內(nèi)容也不同。ASIC是數(shù)字電路的知識(還有點FPGA),大致如下: 1.簡述數(shù)據(jù)在多時鐘域中跨時鐘域的幾種處理方法。 2.寫一個簡單邏輯電路的輸出,并化簡。 3.用硬件描述語言(Verilog HDL或VHDL)寫出FIFO控制器的程序。 4.用一個3-8譯碼器和一個或門 組成一個三人表決器兩個人或者兩個以上輸入1時,輸出為1。 5.用于非門和非門 設計一個兩位二進制數(shù)的平方器。 6.啥是零點漂移,在多級耦合的運放電路中的危害是啥,給出一個抑制零點漂移的電路,計算輸出表達式。 7.用邏輯電路實現(xiàn)一個三位二進制數(shù)對3取模的電路。 8.畫出RS觸發(fā)器的電路圖。 9.設計一個監(jiān)測連續(xù)3個1的序列監(jiān)測器,當輸入3個或者多于3個1時,輸出為1,畫出原始狀態(tài)圖,狀態(tài)表,并化簡。
【華為硬件研發(fā)筆試題】相關文章:
華為硬件面試題09-22
華為硬件筆試題考點分析07-09
華為2015年筆試題06-30
邁瑞筆試題目硬件研發(fā)工程師09-03
華為硬件筆試技術題目10-27
華為筆試題目10-09
華為筆試題列舉09-16
華為android面試題07-03
2017華為筆試題及答案05-25