基本信息
姓 名: 應(yīng)屆畢業(yè)生求職網(wǎng)
性 別: 女
出生年月: 1988年9月
工作經(jīng)驗(yàn): 應(yīng)屆畢業(yè)生
畢業(yè)年月: 2014年7月
最高學(xué)歷: 碩士
畢業(yè)學(xué)院: 華僑大學(xué)
所修專業(yè): 信號(hào)與信息處理
居 住 地: 福建省
籍 貫: 福建省
求職意向
職位類型: 全職
期望月薪: 面議
期望地點(diǎn): 福建省,廣東省
期望職位: FPGA研發(fā)工程師 數(shù)字邏輯設(shè)計(jì)工程師 IC研發(fā)工程師
意向概述: 本人希望能從事FPGA方面的相關(guān)工作,如FPGA研發(fā)工程師、數(shù)字邏輯設(shè)計(jì)工程師、IC研發(fā)工程師和EDA工程師等職位
教育經(jīng)歷
2011年9月 - 2014年6月 華僑大學(xué) 信號(hào)與信息處理專業(yè) 碩士
2007年9月 - 2011年6月 泉州師范學(xué)院 電子信息科學(xué)與技術(shù) 本科
工作經(jīng)歷
2012年7月 - 2013年7月 ××信息科技(廈門)有限公司 研發(fā)部 研發(fā)工程師
2011年3月 - 2011年9月 泉州××電子有限公司 儲(chǔ)備干部
校內(nèi)獎(jiǎng)勵(lì)
2009年10月 國(guó)家獎(jiǎng)學(xué)金 泉州師范學(xué)院
2011年6月 優(yōu)秀畢業(yè)生 泉州師范學(xué)院
2007年9月 被評(píng)為“標(biāo)兵” 泉州師范學(xué)院
2008年8月 賢鑾獎(jiǎng)學(xué)金 泉州師范學(xué)院
校內(nèi)職務(wù)
2011年9月 - 2012年9月 第×屆研究生會(huì)外聯(lián)部副部長(zhǎng) 華僑大學(xué)
2013年7月 - 2014年7月 信息學(xué)院研究生第×黨支部書記 華僑大學(xué)
2010年9月 - 2011年6月 副團(tuán)支書 泉州師范學(xué)院
自我評(píng)價(jià)
本人具有扎實(shí)的專業(yè)理論基礎(chǔ),實(shí)踐動(dòng)手能力強(qiáng);具有良好的溝通協(xié)作能力;敢于嘗試新的挑戰(zhàn);責(zé)任心強(qiáng)、上進(jìn)心強(qiáng)、主動(dòng)性強(qiáng)
項(xiàng)目經(jīng)歷1
項(xiàng)目名稱:AES算法的改進(jìn)及其FPGA實(shí)現(xiàn) 項(xiàng)目簡(jiǎn)述:高級(jí)數(shù)據(jù)加密標(biāo)準(zhǔn)AES是NIST于2001年11月26日發(fā)布的新的對(duì)稱數(shù)據(jù)加密標(biāo)準(zhǔn)。該算法是一個(gè)迭代分組密碼算法,分組長(zhǎng)度為128 bit,密鑰長(zhǎng)度可以為128 bit,192 bit或256 bit,其流程包括字節(jié)替換、行移位變換、列混合變換、輪密鑰加操作。
項(xiàng)目經(jīng)歷2
開關(guān)電源的設(shè)計(jì)(使用verilog/VHDL硬件語(yǔ)言) 項(xiàng)目簡(jiǎn)述:開關(guān)電源的設(shè)計(jì)是交流電網(wǎng)輸入經(jīng)過(guò)整流與濾波得到直流電,再經(jīng)過(guò)逆變,將整流后的直流電變?yōu)楦哳l交流電,最后經(jīng)過(guò)變壓器和高頻濾波輸出500VAC和2KW的電壓。設(shè)計(jì)的開關(guān)電源是利用脈寬調(diào)制(PWM)控制調(diào)整管的開和關(guān)的時(shí)間即占空比來(lái)改變輸出電壓。 項(xiàng)目職責(zé):負(fù)責(zé)相關(guān)模塊的程序編寫,主要有頻率、占空比均可調(diào)的PWM波的產(chǎn)生模塊,模數(shù)
聯(lián)系方式
聯(lián)系電話:×××××××××××
電子郵箱:×××@yjbys.com