亚洲国产日韩欧美在线a乱码,国产精品路线1路线2路线,亚洲视频一区,精品国产自,www狠狠,国产情侣激情在线视频免费看,亚洲成年网站在线观看

數(shù)字信號處理器中D/A功能的實(shí)現(xiàn)

時間:2023-03-19 15:22:02 理工畢業(yè)論文 我要投稿
  • 相關(guān)推薦

數(shù)字信號處理器中D/A功能的實(shí)現(xiàn)

摘要:通過對脈寬調(diào)制(PWM)信號進(jìn)行濾波處理,在TMS320F2407A型DSP中實(shí)現(xiàn)了D/A功能的擴(kuò)展。同時詳細(xì)分析了數(shù)字PWM的量化誤差和D/A轉(zhuǎn)換所能達(dá)到的精度。最后結(jié)合仿真和實(shí)驗說明該方法的可行性。

引言

TMS320F2407A是一款高速,高性能,低成本的微處理器,其內(nèi)部集成了眾多數(shù)控系統(tǒng)所需的外擴(kuò)設(shè)備,可以實(shí)現(xiàn)SPI,SCI,PWM,A/D等功能。其內(nèi)部的兩個事件管理器模塊EVA和EVB,各包含了兩個16位通用定時器及8個16位的脈寬調(diào)制(PWM)通道,可應(yīng)用于電機(jī)控制及其他逆變器控制領(lǐng)域。美中不足的是,該系列DSP內(nèi)部沒有D/A功能,該功能通常須外接數(shù)模轉(zhuǎn)換芯片來實(shí)現(xiàn),這不僅增加了系統(tǒng)的成本,也使系統(tǒng)設(shè)計復(fù)雜化。本文提出了一種使用F2407A內(nèi)部的PWM信號,經(jīng)濾波處理后實(shí)現(xiàn)D/A功能的方法。實(shí)驗結(jié)果表明,其轉(zhuǎn)換精度可以達(dá)到10位以上專用D/A芯片的精度,且該方法設(shè)計簡單,有較好的實(shí)用價值。

2 D/A實(shí)現(xiàn)原理

在F2407A型DSP中,通過軟件編程可以很方便地對PWM信號實(shí)現(xiàn)周期和占空比的控制。PWM信號是一組幅值為3.3V的方波,可以通過傅里葉變換,使其分成直流和交流兩部分,如圖1所示,其中ud(t)是輸出的PWM信號,Uo是PWM信號中的直流成分,ua(t)是信號中的交流成分。

將ud(t)用傅里葉級數(shù)表示,即

其中:

式中:f,T分別是PWM信號頻率和周期。

設(shè)PWM波形具有偶函數(shù)特性,即ud(t)=ud(-t),則式(1)中an=0,

bn=3.3/nπ{sin(nπD)-sin[2nπ(1-D/2)]} (5)

式中:n=1,2,3……;

D是PWM的占空比。

則直流電壓為

Uo=3.3D(V) (6)

從理論上分析,改變占空比就可以使直流輸出電壓Uo在0~3.3V范圍內(nèi)變化。輸出的諧波頻率是PWM頻率的倍數(shù),一般可以通過低通濾波器濾除。PWM頻率越高,濾波效果越好。

2 D/A精度分析

F2407A的工作頻率為40MHz,內(nèi)部寄存器長度為16位字長。PWM信號通過定時器計數(shù)的方式在周期中斷中獲得,因此,不可避免存在一個計數(shù)步長的量化誤差。這個誤差會產(chǎn)生一個紋波疊加在輸出直流電壓上,因此,應(yīng)盡量減少。通常當(dāng)PWM的頻率為f時,DSP工作頻率為fc時,這個量化誤差電壓值為

?а=3.3×(f/fc)(V) (7)

例如,當(dāng)f=20kHz,а=1.65mV,其分辨率為1/2000,接近11位D/A芯片的分辨率。

可見,當(dāng)PWM頻率越低,DSP產(chǎn)生定時中斷所需的計數(shù)值越大,其量化誤差的影響越小。但是,考慮到輸出低通濾波器的特性,當(dāng)PWM頻率降低時,產(chǎn)生的諧波頻率也隨之降低,則對于帶寬和截止頻率一定的濾波器來說,就會有更多的低次諧波通過濾波器,這部分諧波疊加在直流量上同樣會產(chǎn)生誤差電壓。因此,本文D/A轉(zhuǎn)換的誤差主要來源于這兩個方面,由于兩個誤差具有相互制約性,必須通過折中的方法選取一個合適的PWM載波頻率。表1(通過Matlab仿真)是選用不同的PWM頻率和不同階數(shù)的濾波器時的性能比較。仿真時采用截止頻率為2kHz的巴特沃茲濾波器。圖2是當(dāng)PWM信號頻率為20kHz時,經(jīng)不同階數(shù)濾波器后直流電壓的紋波比較,圖中從上到下依次是二階、三階、四階的濾波效果。圖3是PWM信號頻率為40kHz時,濾波后直流電壓的紋波,圖中從上到下依次為二階、三階、四階的濾波效果。

表1 不同階數(shù)濾波特性的比較

濾波器

f/kHz

紋波幅值/V

D/A位數(shù)

二階

20

0.04

6.4

二階

40

0.004

9.7

三階

20

0.0044

【數(shù)字信號處理器中D/A功能的實(shí)現(xiàn)】相關(guān)文章:

用Verilog HDL實(shí)現(xiàn)I2C總線功能06-01

制度的功能06-06

試論文學(xué)作品中“陌生化”手法的價值和實(shí)現(xiàn)途徑05-29

淺談企業(yè)并購中的管理協(xié)同效應(yīng)及其實(shí)現(xiàn)論文(精選5篇)04-29

都市頻道制作網(wǎng)的設(shè)計與實(shí)現(xiàn)05-29

小議3D 視頻編碼傳輸技術(shù)05-07

腸道黏膜SIgA的功能及調(diào)節(jié)08-15

3D熱潮:過猶不及的“夾生飯”?05-26

人文功能主義現(xiàn)代藝術(shù)論文05-21

探析“孔子學(xué)院”的文化外交功能08-24