亚洲国产日韩欧美在线a乱码,国产精品路线1路线2路线,亚洲视频一区,精品国产自,www狠狠,国产情侣激情在线视频免费看,亚洲成年网站在线观看

基于TRF4900的無線發(fā)射電路設(shè)計與應用

時間:2023-03-18 21:37:36 理工畢業(yè)論文 我要投稿
  • 相關(guān)推薦

基于TRF4900的無線發(fā)射電路設(shè)計與應用

摘要:采用無線發(fā)射芯片TRF4900組成的無線數(shù)字發(fā)射電路,工作在歐洲868 MHz頻帶和北美915 MHzISM頻帶,F(xiàn)SK調(diào)制,發(fā)射功率7 dBm,電源電壓2.2~3.6 V,通過串行接口連接到微控制器實現(xiàn)參數(shù)設(shè)置和發(fā)射控制。文中介紹應用電路、與微控制器連接的電路以及特性參數(shù)的設(shè)置。

1 無線數(shù)字發(fā)射電路

  無線數(shù)字發(fā)射電路采用無線發(fā)射芯片TRF4900。TRF4900是TI公司生產(chǎn)的、單片集成的、低價格的、能提供完全功能的多通道FSK發(fā)射器。芯片能滿足在歐洲868 MHz頻帶和北美915 MHz ISM頻帶的線性(FM)或者數(shù)字(FSK)發(fā)射應用。單片發(fā)射器芯片工作電壓2.2~3.6 V,典型發(fā)射功率為7 dBm,并具有低的功率消耗。24位直接數(shù)字合成器有11位DAC,合成器有大約230 Hz的通道空間,允許窄帶和寬帶應用。兩個完全可編程工作模式--模式0和模式1,允許非?斓卦趦蓚預先編程的設(shè)置之間轉(zhuǎn)換(例如發(fā)射頻率0或者發(fā)射頻率1)。芯片內(nèi)集成壓控振蕩器(VCO)、鎖相環(huán)(PLL)和基準振蕩器,僅需要極少的外部元件即可構(gòu)成一個完整的發(fā)射電路。TRF4900通過串行接口連接到TI MSP430微控制器。發(fā)射器的每一個功能塊能夠通過串行接口編程設(shè)置其功能。TRF4900應用電路如圖1所示。

圖1 TRF4900應用電路

2 與微控制器連接電路

  TRF4900通過串行接口連接到TI的MSP430微控制器,如圖2所示。

  TRF4900的引腳23(LOCKDET), PLL鎖相檢測輸出,有效為高電平。當LOCKDET = 1時,PLL鎖定。引腳11(MODE),模式選擇輸入,器件在模式0和模式1的功能能夠通過串行控制接口的A、B、C、D字編程。引腳12(),睡眠控制,低電平有效。當= 0時,控制寄存器的內(nèi)容仍然有效,能夠通過串行控制接口編程。引腳14 (TX-DATA),數(shù)字調(diào)制輸入,為載波的FSK/FM調(diào)制,高電平有效 。

串行控制接口是一個3線單向串行總線(CLOCK 串行接口時鐘信號,DATA 串行接口數(shù)據(jù)信號,STROBE 串行接口選通信號),用來編程TRF4900。接口內(nèi)部的寄存器包含所有用戶可編程變量,包括DDS頻率設(shè)置,也包括所有的控制寄存器。串行接口的時序如圖3所示。

  在CLOCK信號的每一個上升沿,DATA引腳端上的邏輯值被寫入24位的移位寄存器。設(shè)置STROBE端為高電平,編程的信息被裝入選擇的鎖存器。當STROBE信號為高時,DATA和CLOCK線必須為低。因此,STROBE與CLOCK的信號是不同步的。串行接口能被編程工作在有效狀態(tài)或者睡眠狀態(tài)(待機模式)。

圖3 串行接口時序圖

3 TRF4900的設(shè)置

  TRF4900的直接數(shù)字合成器DDS是基于用數(shù)字辦法產(chǎn)生正弦波信號的。DDS由累加器、正弦波查找表、數(shù)/模轉(zhuǎn)換器、低通濾波器組成。所有數(shù)字功能塊的時鐘由基準振蕩器提供。DDS利用一個N位加法器從0到2N計數(shù),根據(jù)在頻率寄存器中的數(shù)據(jù)轉(zhuǎn)換規(guī)范產(chǎn)生數(shù)字階梯波,來構(gòu)造一個模擬正弦波。N位計數(shù)器的輸出寄存器的每一個數(shù)字,用來選擇正弦波查找表中相應的正弦波數(shù)值輸出。在數(shù)/模轉(zhuǎn)換后,低通濾波器用來抑制不需要的寄生響應。模擬輸出信號能用來作為PLL的參考輸入信號。PLL電路根據(jù)預先確定的系數(shù)倍乘基準頻率。

  基準振蕩器的頻率fref是DDS的采樣頻率,同時也確定最高的DDS輸出頻率,與累加器的位數(shù)一起,可以計算DDS的頻率分辨率。TRF4900的最小頻率步長可由下式計算:

Δf=N×(fref/2 24)

  24位的累加器能夠通過兩個22位的頻率設(shè)置寄存器編程(A字確定模式0的頻率,B字確定模式1的頻率),同時寄存器的兩個MSB位設(shè)置為0。因此,DDS系統(tǒng)的最大位權(quán)減少到1/8,如圖4所示。

  這個位權(quán)與VCO輸出頻率(fref/8)×N相適應。根據(jù)在MODE端的邏輯電平,內(nèi)部選擇邏輯裝載DDS-0或者DDS-1頻率到頻率寄存器。VCO的輸出頻率fout是由DDS-x頻率設(shè)置決定的(DSS-0在A字中,DDS-1在B字中),VCO的輸出頻率fout計算公式如下:

fout=DDS_x×N×(fref/2 24)=N×[(fref×DDS_x)/2 24]

  如果選擇FSK調(diào)制(MM=0,C字,16位),則8位FSK頻偏寄存器能被用來編程2-FSK調(diào)制的頻偏。頻偏寄存器的8位在24位DDS頻率寄存器中,LSB設(shè)置為0,總的FSK頻偏由下式計算:

Δf2-FSK=N×[(DEV×fref)/2 22]

因此,2-FSK頻率由在TX-DATA上的電平設(shè)置,計算公式如下:

fout1:TX_DATA=low=N×[(fref×DDS_x)/2 24]

fout2:TX_DATA=High=N×[fref×(DDS_x 4×DEV)]/2 24

  這個調(diào)頻輸出信號用來作為PLL電路的基準輸入信號。2-FSK調(diào)制信道寬度(頻偏)和信道間距是軟件可編程的。最小信道寬度和最小信道間距取決于RF系統(tǒng)頻率設(shè)計,中心頻率fcenter = (fout1 fout2)/2。當FSK發(fā)射時,中心頻率fcenter被認為是有效的載波頻率。

  鎖相環(huán)由相位檢波器(PD)、鑒頻器(PD)、充電泵、VCO、外接的回路濾波器和在反饋回路中的可編程的預分頻器(N分頻器)組成。當使用外部VCO時,x-VCO位將被設(shè)置為0。分頻器是可編程的,分頻系數(shù)N能由C字設(shè)置成256或512。

【基于TRF4900的無線發(fā)射電路設(shè)計與應用】相關(guān)文章:

基于BP網(wǎng)遙感影像分類研究與應用08-10

脈寬調(diào)制信號電路設(shè)計報告05-13

鐵路短區(qū)間特殊站間聯(lián)系電路設(shè)計06-14

試析基于勝任素質(zhì)的薪酬模式構(gòu)建01-03

基于戰(zhàn)略治理的企業(yè)環(huán)境風險研究08-28

基于minigui的網(wǎng)真機界面的實現(xiàn)08-05

基于軟交換的固網(wǎng)智能化05-11

操控系統(tǒng)無線通信論文(精選8篇)07-27

感知無線電的關(guān)鍵問題研究05-30

基于SWOT的我國社保基金運行現(xiàn)狀探析論文04-17