亚洲国产日韩欧美在线a乱码,国产精品路线1路线2路线,亚洲视频一区,精品国产自,www狠狠,国产情侣激情在线视频免费看,亚洲成年网站在线观看

基于CPLD的系統(tǒng)中I2C總線的設計

時間:2023-03-18 21:51:38 理工畢業(yè)論文 我要投稿
  • 相關推薦

基于CPLD的系統(tǒng)中I2C總線的設計

摘要:在介紹I2C總線協(xié)議的基礎上,討論了基于CPLD的系統(tǒng)中I2C總線的設計技術,并結合工程實例設計了I2C總線IP核,給出了部分源代碼和仿真結果。

I2C總線是PHILIPS公司推出的新一代串行總線,其應用日漸廣泛?1~2?。目前許多單片機都帶有I2C總線接口,能方便地實現(xiàn)I2C總線設計;對沒有I2C總線的微控制器(MCU),可以采用兩條I/O口線進行模擬。在以單片機為MCU的系統(tǒng)中很容易實現(xiàn)I2C總線的模擬擴展,有現(xiàn)成的通用軟件包可以使用?2~3?。

對有些基于CPLD的系統(tǒng),要與帶有I2C總線接口的外圍器件連接,實現(xiàn)起來相對復雜一些。為實現(xiàn)系統(tǒng)中的I2C總線接口,可以另外引入單片機,也可以采用PCF8584或者PCA9564器件(PHILIPS公司推出的專用I2C總線擴展器)進行擴展,但這樣會增加系統(tǒng)成本,使系統(tǒng)冗余復雜。像ALTERA、XILINX等一些大公司有專用的基于CPLD器件的I2C總線IP核,但這些IP核的通用性不強,需要的外圍控制信號較多,占用系統(tǒng)很大的資源,因此直接采用這種IP核不可取。

鑒于此,依照I2C總線協(xié)議的時序要求,在基于CPLD的系統(tǒng)中開發(fā)了自己的I2C總線IP核。對于一些帶有I2C總線接口的外圍器件較少、對I2C總線功能要求較簡單的CPLD系統(tǒng),自主開發(fā)IP核顯得既經濟又方便。

1 I2C總線的協(xié)議

I2C總線僅僅依靠兩根連線就實現(xiàn)了完善的全雙工同步數(shù)據(jù)傳送:一根為串行數(shù)據(jù)線(SDA),一根為串行時鐘線(SCL)。該總線協(xié)議有嚴格的時序要求?偩工作時,由時鐘控制線SCL傳送時鐘脈沖,由串行數(shù)據(jù)線SDA傳送數(shù)據(jù)?偩傳送的每幀數(shù)據(jù)均為一個字節(jié)(8 bit),但啟動I2C總線后,傳送的字節(jié)個數(shù)沒有限制,只要求每傳送一個字節(jié)后,對方回應一個應答位(Acknowledge Bit)。發(fā)送數(shù)據(jù)時首先發(fā)送數(shù)據(jù)的最高位(MSB)。

I2C總線協(xié)議規(guī)定,啟動總線后第一個字節(jié)的高7位是從器件的尋址地址,第8位為方向位(“0”表示主器件對從器件的寫操作;“1”表示主器件對從器件的讀操作),其余的字節(jié)為操作的數(shù)據(jù)?偩每次傳送開始時有起始信號,結束時有停止信號。在總線傳送完一個或幾個字節(jié)后,可以使SCL線的電平變低,從而使傳送暫停。

圖1列出了I2C總線上典型信號的時序,圖2表示I2C總線上一次完整的數(shù)據(jù)傳送過程。

依據(jù)I2C總線的傳輸協(xié)議,總線工作時的具體時序如下:

起始信號(S):在時鐘SCL為高電平期間,數(shù)據(jù)線SDA出現(xiàn)由高電平向低電平的變化,用于啟動I2C總線,準備開始傳送數(shù)據(jù);

停止信號(P):在時鐘SCL為高電平期間,數(shù)據(jù)線SDA出現(xiàn)由低電平向高電平的變化,用于停止I2C總線上的數(shù)據(jù)傳送;

應答信號(A):I2C總線的第9個脈沖對應應答位,若SDA線上顯示低電平則為總線“應答”(A),若SDA線上顯示高電平則為“非應答”(/A);

數(shù)據(jù)位傳送:I2C總線起始信號或應答信號之后的第1~8個時鐘脈沖對應一個字節(jié)的8位數(shù)據(jù)傳送。在脈沖高電平期間,數(shù)據(jù)串行傳送;在脈沖低電平期間,數(shù)據(jù)準備,允許總線上數(shù)據(jù)電平變化。

2 應用實例

2.1 實例模型介紹

現(xiàn)舉某應用實例,要求對顯示器的視頻信號進行采集、處理和再顯示,整個系統(tǒng)采用CPLD器件進行控制。信號采集采用A/D公司的專用視頻采集芯片AD9883,該芯片在使用前需要依據(jù)實際的功能指標進行初始化。初始化過程依靠AD9883的SDA和SCL兩引腳進行。在系統(tǒng)中用CPLD器件,ALTERA公司的EPM3256A,實現(xiàn)初始化:按照I2C總線協(xié)議向AD9883的19個內部寄存器(01H~13H)寫入19組固定的8位數(shù)據(jù);第14H寄存器為只讀型同步檢測寄存器,僅用于檢測幾個關鍵的數(shù)據(jù)設置。

可見該I2C總線模型如下:單主操作,只實現(xiàn)簡單的寫和讀操作(亦可只有寫操作,只是硬件調試的時候會麻煩些),寫地址連續(xù),沒有競爭和仲裁,是很簡單的I2C總線系統(tǒng)。由此設計了如圖3所示的IP核。其中,RESET為復位信號,CLK為系統(tǒng)時鐘。

為了軟件仿真方便,把雙向數(shù)據(jù)線SDA用分離的兩條線模擬:SDA為數(shù)據(jù)輸出,SDAACK為SDA的應答信號。軟件仿真成功后,只要把SDA設置為雙向,稍微修改一下程序就可以向CPLD器件下載,進行實際應用。

對AD9883內部地址連續(xù)的寄存器進行初始化,I2C總線上傳輸?shù)臅r序信號依次為:開始信號(S);從器件地址和寫操作位(SLAW);內部寄存器基地址(Base Address);寫入基地址的數(shù)據(jù)(Data0);寫入下一地址(Base Address+1)的數(shù)據(jù)(Data1);寫入地址(Base Address+2)的數(shù)據(jù)(Data2);……;寫入地址(Base Address+18)的數(shù)據(jù)(Data18);停止信號(P)。

針對AD9883,如果電路中的A0引腳?55#?接電源,則SLAW=“10011001”;Base Address=“00000001”,Data0~Data18是依據(jù)實際需要寫入的初始化數(shù)據(jù)。

2.2 IP核程序的編寫

整個程序用VHDL語言編制,SCL輸出時鐘的設計是基于CLK輸入時鐘的64分頻的。程序由三個狀態(tài)組成:開始(START)、轉換(SHIFT)和應答(ACK)。狀態(tài)定義如下:

type states is ?start?shift?ack??

signal my_states ?states?

下面給出部分進程的源代碼以供參考。

2.2.1開始信號的產生

PROCESS?clk

【基于CPLD的系統(tǒng)中I2C總線的設計】相關文章:

用Verilog HDL實現(xiàn)I2C總線功能06-01

基于web的異地并行設計與制造系統(tǒng)研究06-02

基于PLC的斷路器型式試驗系統(tǒng)設計03-10

基于電話網絡的熱網遠程控制系統(tǒng)設計05-11

一個嵌入式系統(tǒng)的Petri網模型與CPLD實現(xiàn)05-29

分析基于三維掃描的特種設備管理系統(tǒng)設計論文05-26

DS2438及其在單總線微網中的應用05-31

基于J2EE的遠動系統(tǒng)Web實時曲線的研究05-11

基于CS管理的房地產企業(yè)開發(fā)設計06-04

基于勝任力的企業(yè)個體績效管理流程設計06-03