- 相關(guān)推薦
32位ARM內(nèi)核微處理器W90N740及其應(yīng)用
摘要:在對ARM體系結(jié)構(gòu)進行分析的基礎(chǔ)上,介紹了32位ARM核處理器W90N740的結(jié)構(gòu)特點和優(yōu)異性能,討論了它的應(yīng)用方法。給出了用W90N740芯片降低系統(tǒng)成本的實現(xiàn)方案。W90N740是臺灣Winbond公司開發(fā)的基于32位ARM核的高性能、低功耗微處理器。W90N740采用ARM7TDMI內(nèi)核,內(nèi)建兩個10/100Mb MACs以太網(wǎng)絡(luò)控制器,并采用Winbond獨家專利的網(wǎng)絡(luò)地址轉(zhuǎn)換加速器NAT Accelerator。該器件用硬件方式加速網(wǎng)絡(luò)封包的轉(zhuǎn)換,不僅減少了中央處理器的負擔,同時也大幅提高了寬頻的整體系統(tǒng)效能。而芯片方式集成的USB控制器則可透過USB界面連結(jié)各種電腦周邊設(shè)備,以增添產(chǎn)品附加值。此外,W90N740內(nèi)部還集成了EBI(external bus interface)控制器、系統(tǒng)管理器、GDMA控制器等。因而在許多應(yīng)用領(lǐng)域,用該器件設(shè)計的系統(tǒng)成本比目前同類產(chǎn)品要低。加上ARM公司開發(fā)環(huán)境支持匯編語言、C和C++,其軟件開發(fā)也十分方便。因此,W90N740雖不是主流產(chǎn)品,但也是許多網(wǎng)絡(luò)電子產(chǎn)品的選擇方案之一。
1。粒遥腕w系結(jié)構(gòu)
1.1 ARM體系的指令集
ARM體系具有ARM和Thumb兩種指令集。當處理器工作在ARM狀態(tài)時,執(zhí)行ARM指令集;而當其工作在Thumb狀態(tài)時,則執(zhí)行Thumb指令集。
所有ARM指令都是32位長度。指令以字對準方式保存,這樣,ARM狀態(tài)指令地址的最低2位總是零。實際上,一些指令通常使用最低有效位來判定代碼是轉(zhuǎn)向Thumb代碼還是ARM代碼。
ARM指令集主要包括存儲器訪問指令、數(shù)據(jù)移動指令、數(shù)據(jù)處理指令、分支指令、協(xié)處理器指令、狀態(tài)寄存器轉(zhuǎn)移指令和異常處理指令等。
所有Thumb指令都是16位長度,這些指令可在存儲器中以半字對準方式保存。因而,指令的最低有效位在Thumb狀態(tài)下總為零。實際上,Thumb指令集是32位ARM指令集的功能子集。
1.2 ARM體系的編程模型
(1)ARM支持的數(shù)據(jù)類型
ARM處理器支持下列數(shù)據(jù)類型:Byte(字節(jié)),8位;Halfword(半字),16位;Word(字,必須與4字節(jié)邊界對齊),32位。
(2)ARM處理器模式
ARM體系結(jié)構(gòu)支持7種處理器模式:用戶模式(User)、 快速中斷請求(FIQ,Fast Interrupt request)、中斷請求(IRQ,Interrupt ReQuest)、管理(Supervisor)、中止(Abort)、系統(tǒng)(System)和未定義(Undefined)。除用戶模式外,其它模式統(tǒng)稱為特權(quán)模式。大多數(shù)應(yīng)用程序可在用戶模式下執(zhí)行。當處理器工作在用戶模式時,正在執(zhí)行的程序不能訪問被保護的系統(tǒng)資源,也不能改變模式,除非發(fā)生異常。因此,開發(fā)中應(yīng)適當編寫操作系統(tǒng)來控制系統(tǒng)資源的使用。
(3)ARM寄存器組織
ARM處理器總共有37個寄存器?其中有31個32位的通用寄存器(包括程序計數(shù)器?PC?)和6個32位的狀態(tài)寄存器(但是只使用了其中的12位)。該處理器將寄存器安排成部分重疊的組,每種處理器模式使用不同的寄存器組。同時?在所有處理器模式下都可以訪問當前程序狀態(tài)寄存器CPSR。而CPSR則包含條件碼標志、中斷標志位、當前處理器模式以及其它狀態(tài)和控制信息。每種異常模式都有一個程序狀態(tài)保存寄存器SPSR。當異常出現(xiàn)時?SPSR可用于保留CPSR的狀態(tài)。
(4)異常處理
異常通常由內(nèi)部或外部源產(chǎn)生,并引起一個事件。比如,外部中斷或試圖執(zhí)行未定義指令都會引起異常。在處理異常之前,必須保留處理器狀態(tài),以便在異常處理程序完成后,使原來的程序能夠重新執(zhí)行。同一時刻可能出現(xiàn)多個異常。ARM支持七種類型的異常。異常出現(xiàn)后,系統(tǒng)將強制從異常類型對應(yīng)的固定存儲器地址開始執(zhí)行程序。
(5)存儲器和存儲器映射I/O
ARM體系結(jié)構(gòu)允許使用現(xiàn)有的存儲器和I/O器件來進行各種各樣的存儲系統(tǒng)設(shè)計。ARM體系結(jié)構(gòu)使用232個8位字節(jié)的單一線性地址空間。設(shè)計時可將字節(jié)地址作為無符號數(shù)看待,范圍為0~232-1。而將地址空間看作由230個32位字組成。每個字的地址都是字對準的,故地址可被4整除。其存儲器的存儲使用了兩種映射方法:小端存儲系統(tǒng)和大端存儲系統(tǒng),其映射方式分別如圖1(a)、(b)所示。
圖2
2。祝梗埃危罚矗暗慕Y(jié)構(gòu)特點
W90N740的內(nèi)部功能框圖如圖2所示。W90N740內(nèi)核為80MHz的ARM7TDMI 32位處理器,可支持大/小模式?Big/Little-Endian mode?的工作方式。該內(nèi)核內(nèi)置有8kB的指令高速緩沖存儲器(I-Cache)和2kB 數(shù)據(jù)高速緩沖存儲器(D-Cache),它們是相同類型的存儲器(除容量大小不同外),可與存儲器之間以塊(cache line)為單位進行數(shù)據(jù)交換。每個高速緩沖存儲器具有4字塊大小,當其中一個高速緩沖存儲器未命中時,其4字塊大小的信息必須從外部寄存器中連續(xù)的獲取,其替換算法采用最近最少使用算法(LRU, Least Recently Used)。當I-Cache或D-Cache被禁用時,可以通過Cache 控制寄存器把Cache設(shè)置成片上 RAM。另外,W90N740還提供了一個8字的寫緩沖器(Write-Buffer).主要用來優(yōu)化向主存儲器的寫入操作。Cache和寫緩沖器的引入大大改善了W90N740存儲系統(tǒng)的性能。
W90N740內(nèi)含鎖相環(huán)PLL,可用于CPU和USB 主機控制器,使用參考頻率為15MHz。PLL給其它片內(nèi)控制器提供的時鐘頻率范圍為3~30MHz。
W90N740內(nèi)有USB 主機控制器,該控制器兼容USB 1.1標準,支持低速率(1.5Mbps)和全速率(12Mbps)的USB 設(shè)備。同時還內(nèi)置有用于實時數(shù)據(jù)傳輸?shù)模模停量刂破鳌?/P>
通過W90N740中EBI控制器提供的外部總線可訪問片外SDRAM、ROM/SRAM、Flash memory和I
【32位ARM內(nèi)核微處理器W90N740及其應(yīng)用】相關(guān)文章:
公鑰密碼原理及其應(yīng)用05-13
目標規(guī)劃及其在經(jīng)濟中的應(yīng)用05-11
關(guān)于現(xiàn)代教育技術(shù)及其應(yīng)用09-19
公允價值、預(yù)期現(xiàn)值法及其應(yīng)用06-01
ARM Linux啟動過程分析06-17
DS2438及其在單總線微網(wǎng)中的應(yīng)用05-31
機械設(shè)計制造及其自動化應(yīng)用論文(精選9篇)08-12
第三代移動通信技術(shù)及其應(yīng)用論文04-29